Материалы вебинара На вебинаре мы познакомились с новой средой разработки Vitis, в которой реализована парадигма высокоуровневого проектирования, а так же с двумя новыми аппаратными платформами от Xilinx – Versal и Alveo, для которых разработка в среде Vitis наиболее эффективна. Платформа Versal является системой на кристалле, выполненной по 7 нм технологическому процессу и обладающей рядом аппаратных решений, примененных впервые. Это делает её идеальной платформой для проектирования оконечных и автономных устройств. Ускорительные платы Xilinx Alveo – мощное средство повышения эффективности рабочих станций и серверных/облачных решений, обеспечивающее существенные преимущества при решении вычислительных задач при одновременном уменьшении энергопотребления. В качестве практического примера будет продемонстрирована биномиальная модель ценообразования опционов в среде Vitis с оптимизацией кода под ускорители Alveo. Вебинар предназначен как для разработчиков для ПЛИС и СнК, желающих повысить свою продуктивность с помощью средств высокоуровневого проектирования, так и для программистов, ищущих возможности повышения производительности своих компьютерных систем с помощью адаптируемых аппаратных ускорителей Xilinx Alveo. Программа вебинара: 6:44 - технология высокоуровневого проектирования (#HLS) – что это такое сравнение с традиционными средствами разработки для ПЛИС, преимущества, особенности и недостатки HLS 9:05 - основные документы HLS 9:38 - Xilinx Vitis – единая среда высокоуровневого проектирования для ПЛИС и СнК Xilinx целевые платформы #Vitis (Vitis Target platforms) 10:30 - Структура Vitis 17:10 - ACAP VERSAL - Первая в мире Адаптивная Платформа Ускорения Вычисления, назначение, номенклатура, архитектурные особенности 24:46 - Отладочные платы #ACAP #VERSAL 24:45 - Ускорители Xilinx ALVEO для серверных и облачных вычислений, области их применения 32:56 - VITIS #XRT - Xilinx Run Time 34:54 - вертикальная интеграция в Vitis: реализация нейронных сетей на платформах Versal и Alveo 35:27 - Нейронные сети 35:59 - Пример вертикальной интеграции в Vitis 36:35 - Структура VITIS AI 44:20 - Xilinx VITIS пример #разработки 44:29 - Демонстрация разработки: Биноминальная модель ценообразования опциона с оптимизацией кода под ускорители Alveo. 46:22 - Топология и обзор производительности. Цели повышения производительности решения на базе Xilinx Alveo 47:38 - Vitis ускорение: Биноминальная модель ценообразования опциона. 48:02 - Замер производительности HW / SW Resources 55:39 - Фаза 1. Оптимизация передачи Хост - Глобальная память 57:39 - Фаза 2. Оптимизация ядра 1:06:36 - Фаза 2 Шаг 2. Распараллелить тестовую векторную обработку 1:12:28 - Фаза 3. Использование множественных вычислительных блоков (CU) 1:14:24 - Результаты использования Компания «Макро Групп» ВКонтакте Компания «Макро Групп» в Telegram Компания «Макро Групп» в Дзен Записывайтесь на вебинары. Подпишитесь на сайте на наши новости, чтобы узнавать о новых продуктах и мероприятиях.
Hide player controls
Hide resume playing